000056795 001__ 56795 000056795 005__ 20220422215848.0 000056795 0247_ $$2URN$$aurn:nbn:de:hbz:82-opus-2464 000056795 0247_ $$2HBZ$$aHT013260154 000056795 0247_ $$2OPUS$$a246 000056795 0247_ $$2Laufende Nummer$$a23850 000056795 037__ $$aRWTH-CONV-118879 000056795 041__ $$aEnglish 000056795 082__ $$a620 000056795 1001_ $$0P:(DE-82)050913$$aKaripidis, Claus-Ulrich$$b0$$eAuthor 000056795 245__ $$aA versatile DSP, FPGA structure optimized for rapid prototyping and digital real-time simulation of power electronic and electrical drive systems$$cvorgelegt von Claus-Ulrich Karipidis$$honline, print 000056795 260__ $$aAachen$$bPublikationsserver der RWTH Aachen University$$c2001 000056795 300__ $$aIV, 164 S. : Ill., graph. Darst. 000056795 3367_ $$0PUB:(DE-HGF)11$$2PUB:(DE-HGF)$$aDissertation / PhD Thesis$$bphd$$mphd 000056795 3367_ $$02$$2EndNote$$aThesis 000056795 3367_ $$2DRIVER$$adoctoralThesis 000056795 3367_ $$2BibTeX$$aPHDTHESIS 000056795 3367_ $$2DataCite$$aOutput Types/Dissertation 000056795 3367_ $$2ORCID$$aDISSERTATION 000056795 502__ $$aAachen, Techn. Hochsch., Diss., 2001$$gFak06$$o2001-06-26 000056795 5203_ $$aEine vielseitige DSP / FPGA Struktur optimiert für Rapid Prototyping und digitale Echtzeitsimulation von Systemen der Leistungselektronik und elektrischer Antriebe In dieser Arbeit wurde ein leistungsfähiger Digitalrechner mit flexiblen Schnittstellen als universelle Hardware-Basis für die Zwecke des Rapid Prototyping und der digitalen Echtzeitsimulation konzipiert und für Systeme der Leistungselektronik und elektrischer Antriebe (LE&EA) optimiert. Er vereint erstmals die Möglichkeit, Regeleinrichtungen sowie kostengünstig komplexe digitale Echtzeitsimulatoren von LE&EA Systeme auf Basis eines einzigen universellen Hardware-Grundelements zu implementieren. Für dieses Ziel wurden die Hardware-Anforderungen analysiert, durch Literaturrecherche die bewährten Elemente aufgezeigt und darauf aufbauend die Synthese einer neuen Hardware-Struktur vorgenommen. Diese zeichnet sich durch die Kombination von leistungsfähigen digitalen Signalprozessoren (DSPs) mit sehr hoher Fließkommarechenleistung und separaten Steuerungsschnittstellen auf Basis von flexiblen Field-Programmable Gate Arrays (FPGAs) aus. Diese Struktur wurde zu einem in weitem Bereich skalierbaren Multiprozessorsystem erweitert unter Berücksichtigung der erforderlichen Kommunikationsstruktur von Echtzeitsimulatoren von LE&EA Systemen. Es wird ein Einplatinen-Grundelement vorgeschlagen als Basis für eine leistungsfähige und flexible, modulare Hardware-Struktur. Dieses Element wurde in Form der „ISEADSP-Karte” implementiert und mehrere Entwürfe von FPGA-basierten Schnittstellenfunktionen vorgestellt. Referenzanwendungen belegen die Funktionsfähigkeit der Implementierung.$$lger 000056795 520__ $$aA Versatile DSP/ FPGA Structure optimized for Rapid Prototyping and Digital Real-Time Simulation of Power Electronic and Electrical Drive Systems This thesis is devoted to the development of a powerful digital computer equipped with flexible interfaces. It is designed to suit Rapid Prototyping and digital real-time simulation methods of power electronic and electrical drive (PE&ED) systems. This universal hardware basis unites the possibilities (benefit) to implement control equipment and complex but nevertheless low cost digital real-time simulators of PE&ED systems on the basis of a single basic hardware element. This aim is achieved by the synthesis of a new hardware structure based on the analysis of hardware requirements and a literature study yielding the proven elements. The new hardware structure is characterized by the use of powerful digital signalprocessors (DSPs) offering very high floating-point computing power and separate control interfaces based on flexible field-programmable gate arrays (FPGAs). This structure has been expanded to an over a large range scalable multiprocessor system taking into account the communication structure required by real-time simulators of PE&ED applications. A single board basic element is proposed as basis of a powerful and flexible, modular hardware structure. This element has been implemented in the form of the "ISEADSP board". In addition, several FPGA based control interface designs are presented. Reference applications demonstrate the viability of the "ISEADSP board" implementation.$$leng 000056795 591__ $$aGermany 000056795 653_7 $$aIngenieurwissenschaften 000056795 653_7 $$2ger$$aElektroantrieb 000056795 653_7 $$2ger$$aLeistungselektronik 000056795 653_7 $$2ger$$aSignalprozessor 000056795 653_7 $$2ger$$aEchtzeitsimulation 000056795 653_7 $$2eng$$aField programmable gate array 000056795 653_7 $$2eng$$aRapid prototyping 000056795 7001_ $$0P:(DE-82)IDM01314$$ade Doncker, Rik W.$$b1$$eThesis advisor 000056795 8564_ $$uhttps://publications.rwth-aachen.de/record/56795/files/Karipidis_Claus-Ulrich.pdf 000056795 8564_ $$uhttps://publications.rwth-aachen.de/record/56795/files/56795_kardex.pdf$$yInternal catalog entry 000056795 909CO $$ooai:publications.rwth-aachen.de:56795$$pVDB$$pdriver$$purn$$popen_access$$popenaire$$pdnbdelivery 000056795 915__ $$0StatID:(DE-HGF)0510$$2StatID$$aOpenAccess 000056795 9201_ $$0I:(DE-82)614510_20140620$$k614510$$lLehrstuhl und Institut für Stromrichtertechnik und Elektrische Antriebe$$x0 000056795 9201_ $$0I:(DE-82)614500_20201203$$k614500$$lInstitut für Stromrichtertechnik und Elektrische Antriebe$$x1 000056795 961__ $$c2014-05-23$$x2007-07-17$$z2012-02-20 000056795 970__ $$aHT013260154 000056795 9801_ $$aFullTexts 000056795 980__ $$aphd 000056795 980__ $$aI:(DE-82)614510_20140620 000056795 980__ $$aVDB 000056795 980__ $$aUNRESTRICTED 000056795 980__ $$aConvertedRecord 000056795 980__ $$aFullTexts 000056795 980__ $$aI:(DE-82)614500_20201203